Chipsets Intel - Définition

Source: Wikipédia sous licence CC-BY-SA 3.0.
La liste des auteurs de cet article est disponible ici.

Série 4x0

chipsets pour 80486

Chipset Nom de Code Southbridge Commercialisation Processeurs FSB SMP Type de mémoire Mémoire max. Parité/ECC Cache L2 Support du PCI
420TX Saturn novembre 1992 486 (5 V) 33 MHz non FPM 128 Mio Parité Async 2.0
420EX Aries mars 1994 486 (3,3 - 5 V) 50 MHz non FPM 128 Mio Parité Async 2.0
420ZX Saturn II mars 1994 486 (3,3 - 5 V) 33 MHz non FPM 160 Mio Parité Async 2.1

chipsets pour Pentium

Chipset Nom de Code Référence Southbridge Commercialisation Processeurs FSB SMP Type de mémoire Mémoire max. Cache max. Parité/ECC Cache L2 Support du PCI Support de l'AGP
430LX Mercury n/a SIO mars 1993 P60/66 66 MHz non FPM 192 Mio 192 Mio Parité Async 2.0 non
430NX Neptune n/a SIO mars 1994 P75+ 66 MHz oui FPM 512 Mio 512 Mio Parité Async 2.0 non
430FX Triton n/a PIIX janvier 1995 P75+ 66 MHz non FPM / EDO 128Mio 64Mio Aucun Async / Pburst 2.0 non
430MX Mobile Triton n/a MPIIX octobre 1995 P75+ 66 MHz non FPM / EDO 128 Mio 64 Mio Aucun Async / Pburst 2.0 non
430HX Triton II n/a PIIX3 février 1996 P75+ 66 MHz oui FPM / EDO 512 Mio 512/64 Mio
Depends on tagram used
Parité / ECC Async / Pburst 2.1 non
430VX Triton II n/a PIIX3 février 1996 P75+ 66 MHz non FPM / EDO / SDRAM 128 Mio 64 Mio Aucun Async / Pburst 2.1 non
430TX n/a 82439TX PIIX4 février 1997 P75+ 66 MHz non FPM / EDO / SDRAM 256 Mio 64 Mio Aucun Async / Pburst 2.1 non

chipsets pour Pentium Pro/II/III

Chipset Nom de Code Référence Southbridge Commercialisation Processeurs FSB SMP Type de mémoire Mémoire max. Memory banks Parité/ECC Support du PCI Support de l'AGP
450KX Orion 82451KX, 82452KX, 82453KX, 82454KX Variable novembre 1995 Pentium Pro 66 MHz oui FPM 8 Gio Parité/ECC 2.0 non
450GX Orion Server 82451GX, 82452GX, 82453GX, 82454GX Variable novembre 1995 Pentium Pro 66 MHz oui (jusqu'à 4) FPM 8 Gio Parité/ECC 2.0 non
440FX Natoma 82441FX, 82442FX PIIX3 mai 1996 Pentium Pro/II 66 MHz oui FPM/EDO/BEDO 1 Gio 4 Parité/ECC 2.1 non
440LX Balboa 82443LX PIIX4 août 1997 Pentium II 66 MHz oui FPM/EDO/SDRAM 1 Gio EDO / 512 Mio SDRAM 4 Parité/ECC 2.1 AGP 2x
440EX n/a 82443EX PIIX4E avril 1998 Celeron, Pentium II 66 MHz non EDO/SDRAM 256 Mio 2 Aucun 2.1 AGP 2x
440BX Seattle 82443BX PIIX4E avril 1998 Celeron, Pentium II/III 66/100 MHz oui EDO/SDRAM 1 Gio 4 Parité/ECC 2.1 AGP 2x
440GX n/a 82443GX PIIX4E juin 1998 Pentium II/III, Xeon 100 MHz oui SDRAM 2 Gio 4 Parité/ECC 2.1 AGP 2x
450NX n/a 82451NX, 82452NX, 82453NX, 82454NX PIIX4E juin 1998 Pentium II/III, Xeon 100 MHz oui (jusqu'à 4) FPM/EDO 8 Gio 4 Parité/ECC 2.1 (64 bits optionnel) non
440ZX/440ZX-66 n/a 82443ZX PIIX4E novembre 1998 Celeron, Pentium II/III 66/100 MHz non SDRAM 512 Mio 2 Aucun 2.1 AGP 2x
440MX n/a n/a Inclus n/a Celeron, Pentium II/mobile 66/100 MHz non SDRAM 256 Mio 2 Aucun 2.2 non

Southbridge 4x0

Chipset Référence Support de l'ATA Support de l'USB CMOS/horloge Support de l'ISA Support du LPC Gestion de l'énergie
SIO 82378IB/ZB non non non oui non SMM
PIIX 82371FB PIO / WDMA non non oui non SMM
MPIIX 82371MX PIO non non oui non SMM
PIIX3 82371SB PIO / WDMA 1 Contrôleur, 2 Ports non oui non SMM
PIIX4 82371AB PIO / UDMA 33 1 Contrôleur, 2 Ports oui oui non SMM
PIIX4E 82371EB PIO / UDMA 33 1 Contrôleur, 2 Ports oui oui non SMM
Page générée en 0.093 seconde(s) - site hébergé chez Contabo
Ce site fait l'objet d'une déclaration à la CNIL sous le numéro de dossier 1037632
A propos - Informations légales
Version anglaise | Version allemande | Version espagnole | Version portugaise