La commercialisation de l'architecture K10 annonce l'arrivée de la 3e génération d'Opteron. Elle se caractérise par une structure quad-core et d'un cache L3. Les premières versions ont été, à l'image des Phenoms, sujettes au bug du TLB. La révision B3 des Opteron Barcelona s'est accompagnée de l'apparition de nouveaux modèles HE bénéficiant d'un TDP réduit.
AMD a profité du lancement de ses nouveaux chipsets SR56x0 pour dévoiler une plate-forme 100% AMD. La plate-fome Fiorano s'organise ainsi autour d'un northbridge SR56x0 et d'un southbrige SB5100 et se destine uniquement aux Opterons compatibles avec le socket F. Trois modèles de chispets sont prévus : AMD SR5650, SR5670 et SR5690. Ils peuvent supporter jusqu'à 42 liens PCI Express 2.0, couplés par deux leur nombre peut être porté à 84 liens. Mais surtout ils apportent la gestion du PCI-Express 2.0, et du bus HyperTransport 3.0. Ils intègrent aussi une amélioration de la technologie de virtualisation (AMD-Vi) qui permet désormais de virtualiser des périphériques (technologie IOMMU, équivalent de la technologie VT-d chez Intel). Cette plate-forme n'est pas une nouveauté, bien qu'elle offre de nombreuses améliorations, mais permet surtout de combler la gamme en attendant les prochains Opterons pour socket G34.
Modèle | Nb. Cœurs | Fréquence | Cache L1 | Cache L2 | Cache L3 | Révision | Tension | TDP | HyperTransport | Socket | Commercialisation |
---|---|---|---|---|---|---|---|---|---|---|---|
Opteron série 2000/8000 SE | |||||||||||
x360 SE | 4 | 2,5 GHz | 4 × 128 Kio | 4 × 512 Kio | 2 Mio | B2 | F+ | 10 juin 2007 | |||
x358 SE | 4 | 2,4 GHz | 4 × 128 Kio | 4 × 512 Kio | 2 Mio | B2 | F+ | 10 juin 2007 | |||
Opteron série 2000/8000 | |||||||||||
x350 | 4 | 2,0 GHz | 4 × 128 Kio | 4 × 512 Kio | 2 Mio | B2 | 1,2 V | 95 W | F+ | 10 septembre 2007 | |
x347 | 4 | 1,9 GHz | 4 × 128 Kio | 4 × 512 Kio | 2 Mio | B2 | 1,2 V | 95 W | F+ | 10 septembre 2007 | |
Opteron série 2000/8000 HE | |||||||||||
x347 HE | 4 | 1,9 GHz | 4 × 128 Kio | 4 × 512 Kio | 2 Mio | B3 B2 | 1,15 V | 55 W 68 W | F+ | 9 avril 2008 10 septembre 2007 | |
x346 HE | 4 | 1,8 GHz | 4 × 128 Kio | 4 × 512 Kio | 2 Mio | B3 B2 | 1,15 V | 55 W 68 W | F+ | 9 avril 2008 10 septembre 2007 | |
x344 HE | 4 | 1,7 GHz | 4 × 128 Kio | 4 × 512 Kio | 2 Mio | B3 B2 | 1,15 V | 55 W 68 W | F+ | 9 avril 2008 10 septembre 2007 |
Modèle | Cœurs | Fréquence | Cache | Révision | Tension | TDP | HyperTransport | Socket | Référence | Commercialisation | |||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Cœur | Contrôleur mémoire | L1 | L2 | L3 | |||||||||
Opteron 8/24xx SE | |||||||||||||
8439 SE 2439 SE | 6 | 2,8 GHz | 2,2 GHz | 6 × 128 kio | 6 × 512 kio | 6 Mio | D0 | 1,3 V | 137 W | 4,8 GHz | F | 13 juillet 2009 | |
Opteron 8/24xx HE | |||||||||||||
8425 HE 2425 HE | 6 | 2,1 GHz | 2,2 GHz | 6 × 128 kio | 6 × 512 kio | 6 Mio | D0 | 1,3 V | 79 W | 4,8 GHz | F | 13 juillet 2009 | |
2423 HE | 6 | 2,0 GHz | 2,2 GHz | 6 × 128 kio | 6 × 512 kio | 6 Mio | D0 | 1,3 V | 79 W | 4,8 GHz | F | 13 juillet 2009 | |
Opteron 8/24xx EE | |||||||||||||
2419 EE | 6 | 1,8 GHz | 2,0 GHz | 6 × 128 kio | 6 × 512 kio | 6 Mio | D0 | 1,125 V | 60 W | 4,8 GHz | F | 31 août 2009 | |
Opteron 8/24xx | |||||||||||||
8435 2435 | 6 | 2,4 GHz | 2,2 GHz | 6 × 128 kio | 6 × 512 kio | 6 Mio | D0 | 1,3 V | 115 W | 4,8 GHz | F | 1er juin 2009 | |
8431 2431 | 6 | 2,4 GHz | 2,2 GHz | 6 × 128 kio | 6 × 512 kio | 6 Mio | D0 | 1,3 V | 115 W | 4,8 GHz | F | 1er juin 2009 | |
2427 | 6 | 2,2 GHz | 2,2 GHz | 6 × 128 kio | 6 × 512 kio | 6 Mio | D0 | 1,3 V | 115 W | 4,8 GHz | F | 1er juin 2009 |
Magny-Cours est le premier modèle dodéca-cœurs (disposant de 12 cœurs) cependant les cœurs ne sont pas natifs mais résultent de l'assemblage de deux dies Istanbul ce qui est une première car AMD a toujours préféré s'intéresser à une gestion native du multi-cœurs. En outre ce nouveau modèle est conçu pour ne pas consommer davantage qu'un cœur Istanbul grâce à des fréquences plus basse et l'optimisation de la consommation. De par sa configuration, il utilisera un nouveau socket nommé G34 (1974 pins) qui composera la prochaine plate-forme Maranello avec les prochains chipsets AMD 800. Bien qu'il bénéficie de 12 Mio de cache L3, 2 Mio sont dédiés à l'HT-assist.
Modèle | Cœurs | Fréquence | Cache L1 | Cache L2 | Cache L3 | Révision | Tension | TDP | HyperTransport | Socket | Commercialisation |
---|---|---|---|---|---|---|---|---|---|---|---|
Opteron 6xxx | |||||||||||
2 × 6 | 1,7 à 2,3 GHz | 12 × 128 kio | 12 × 512 kio | 2 × 6 Mio | 65 à 115 W | 3,2 GHz | G34 (en) | 1er trim. 2010 | |||
2 × 4 | 1,8 à 2,4 GHz | 8 × 128 kio | 8 × 512 kio | 2 × 6 Mio | 65 à 137 W | 3,2 GHz | G34 | 1er trim. 2010 |